[ Pobierz całość w formacie PDF ]
.Nazwisko:.Adres:.Kupon nale¿y wype³niæ, wyci¹æi przes³aæna adres redakcji(podany naodwrocie)c--ODOD"ocOl>¦coOJIo±z - co: DO : Cl : co: M: -^-o LO i oO : co—' : >¦—.: CU dzi: OD0 : M"d : >¦co : O>¦ coM 0O : O: Oi O.>¦ i (1>: "co"c0 : CT: "c0 -M0 : •-0 \ L: >¦U MPytania konkursoweNOWE PODZESPO£YNowe syntezeryDDS 300MHz ^ANALOGDEYICESJestAnalog Devices poszerzy! swoj¹ rodzinê syntezerów D1DS (ang.Direct Digital Synthe-sizer] o dwa nowe uk³ady - AD9852 iAD9854, które s¹ pierwszymi monolitycznymi uk³adami scalonymi bezpoœrednio syntetyzuj¹cymi falê sinusoidaln¹ o czêstotliwoœci od 0 do l20MHz.Sercem AD9852 jest jeden 12-bitowy przetwornik cyfrowo-analogowy o czêstotliwoœci 300MHz.AD9854 zawiera dwa takie przetworniki steruj¹ce precyzyjnymi wyjœciami kwadraturowymi.Obydwa uldady dysponuj¹ 48-bitowym s³owem strojenia czêstotliwoœci, co zapewnia rozdzielczoœæ strojenia l,066|xHz.Ma³e rozmiary i du¿a z³o¿onoœæ uk³adów, zawieraj¹cych programowalny uk³ad sygna³u mno¿enia zegara odniesienia (razy 4.20], automatyczne przemiatanie czêstotliwoœci (funkcja chirp] i ramping amplitudy wyjœciowej czyni¹ je odpowiednimi do szerokiego zakresu zastosowañ.Na AD9852/54 mo¿na oprzeæ konstrukcjê wielu znanych aplikacji DDS, w tym szybkich generatorów zegara (l20MHz] do aplikacji sie-DrtfGirgl?ciowych (SONET, ATM i frame relay], cyfrowych uk³adów strojenia do szerokopasmowej komunikacji (które mog¹ zostaæ usprawnione dziêki szerokiemu pasmu wyjœciowemu uk³adów O.l2OMHz i du¿ej rozdzielczoœci strojenia], syntezerów oscylatora lokalnego (AD9852/54 mo¿e zast¹piæ stopieñ syntezera PLL w transceiverach radiowych, radarach i aplikacjach komórkowych stacji bazowych], generatorów zegara pikseli (aplikacje takie u³atwia wewnêtrzny szybki komparator] i modulatorów FSK (uk³ady dysponuj¹ trybem FSK].Uk³ady s¹ montowane w 80-wyprowadze-niowych obudowach LQ_FP, a ich parametry s¹ wyspecyfikowane dla przemys³owego zakresu temperatury -4O.+85°C i napiêcia zasilania 3,3V.Przedstawicielami Analog Dsvicss w Polsce s¹ firmy; Alfine (iel {0-81} 320-53-11} i Aiesi (iel {0-32} 233-03-80}.h iip 'J/www.an alog.c om fp df/A D93 52_p_a.p dfhttp; ffwww.an alog.com fpdf/AD9354_p.pdfRys.ó.PrcgiammirgNowa rodzina Jestmultiplekserów SPHILIPS CDUk³ady serii PCA954x tworz¹ now¹ rodzinê multiplekserów o niespotykanych dotychczas mo¿liwoœciach, sterowanych szyn¹ I2C.Nale¿¹ do nich: sterowanie prze³¹czaniem poprzez szynê I2C, mo¿liwoœæ pracy w wie-lonapiêciowych systemach I2C (od 2,7V], mo¿liwoœæ wspó³pracy wielu multiplekse-rów pod tym samym adresem, mo¿liwoœæ prze³¹czania sygna³Ã³w analogowych i cyfrowych o du¿ych i ma³ych amplitudach.Podstawowym zastosowaniem uk³adów PCA9540, PCA9542 i PCA9544 jest buforowanie linii I2C w du¿ych magistralach lokalnych.Przedstawicielami Philipsa w Polsce s¹ firmy; Avnei {iel.{0-22} 834-47-38}, Eurodis {iel.{0-71} 387-17-11}, Macropol {iel.0-22} 322-53-32} i Spoerle {iel.{0-22} 848-52-27}.h iip; ffwww- u s.semi con d u ciors.philip s.c om f acrobaifda iash ee isfPCA 9 542 _1.p dfh iip; ffwww- u s.semi con d u ciors.philip s.c om f acrobaifda iash ee isfPCA 9 544 _1.p dfElektronika Praktyczna 2/2000NOWE PODZESPO£YXC1800 - EEPROM-y ISPdo konfigurowania FPGA i CPLDJestCDXilinx - czo³owy producent uk³adów FPGA i CPLD - zaoferowa³ ostatnio pierwsze uk³ady ze swej nowej rodziny XC1800, tj.repro-gramowalne w systemie pamiêci PROM konfiguracji.Pamiêci konfiguracji s¹ u¿ywane do pamiêtania konfiguracji logicznej FPGA opartych na SRAM, takich jak np.uk³ady serii Virtex i Spartan Xilinxa.Nowe uk³ady pamiêci, na razie o pojemnoSciach od 128kb do 4Mb, znacz¹co zwiêkszaj¹ zakres gêstoSci programowalnych uk³adów logicznych, jaka mo¿e byæ obs³u¿ona przez jeden chip kon-figuracyjny, charakteryzuj¹c siê jednoczeS-nie du¿¹ ³atwoSci¹ u¿ycia.XC1800 s¹ pierwszymi uk³adami konfigu-ruj¹cymi ze zdolnoSci¹ programowania PLD w dwóch trybach.W trybie szeregowym da-CLK CEne s¹ wprowadzane do uk³adu tradycyjnie - bit po bicie.W nowym trybie ³adowania równoleg³ego dane s¹ przenoszone bajtowo, co znacz¹co zmniejsza czas wymagany na skonfigurowanie.Uk³ady rodziny XC1800 s¹ kompatybilne zarówno z trybem konfigurowania Express rodziny Spartan Xilinxa, jak i z trybem Se-lectMAP rodziny Virtex.Wszystkie uk³ady XC1800 mog¹ byæ przeprogramowane w systemie, co umo¿liwia zmiany projektowe w ostatniej chwili i zdaln¹ zmianê konfiguracji bez wymiany czy nawet usuwania uk³adu z systemu.Do tego celu s³u¿y interfejs zgodny ze standardem IEEE 1149.1 Boundary Scan QTAG), umo¿liwiaj¹cyLXILINXTyp uk³adu Pojemnoœæ (b) SO-20 PLCC-20 PLCC-44 VQFP-44XC18128 131072 + +XC18256 262144 + +XC18512 524288 + +XC1801 1048576 + +XC1802 2097152 + +XC1804 4194304 + +OE/ResetDO -wyjœcie szeregowe lub najm³odszy bit danych równoleg³ychD1 D7- opcjonalne wyjœcie równolegleKxiunxBa ProffaatekAb Logic CanpanjRys.7
[ Pobierz całość w formacie PDF ]